Hallo,
ich habe eine kleine Frage und hoffe, es kann mir jemand weiterhelfen.
Ich weiß nicht, ob ich auch in der richtigen Kategorie poste.
Ich habe einen Microcontroller mit 32KB Hauptspeicher und der nach der LRU-Strategie verwaltet wird. Seitengröße beträgt 4KB und einer Adresslänge von 16 Bit.
Erst einmal müssten 12 Seitendeskriptoren benötigt werden, richtig??
Weiterhin habe ich folgende Belegung des Hauptspeichers:
Dabei wird die LRU-Strategie durch einen Dreibit-Zähler realisiert.
Nun die große Frage. Wie ändert sich die Belegung und die Zählerstände bei folgender Zugriffsequenz:
Also ich muss zugeben, dass mir die Thematik komplett fremd ist. Ich finde leider keinen Ansatz.
ich habe eine kleine Frage und hoffe, es kann mir jemand weiterhelfen.
Ich weiß nicht, ob ich auch in der richtigen Kategorie poste.
Ich habe einen Microcontroller mit 32KB Hauptspeicher und der nach der LRU-Strategie verwaltet wird. Seitengröße beträgt 4KB und einer Adresslänge von 16 Bit.
Erst einmal müssten 12 Seitendeskriptoren benötigt werden, richtig??
Weiterhin habe ich folgende Belegung des Hauptspeichers:
Dabei wird die LRU-Strategie durch einen Dreibit-Zähler realisiert.
Nun die große Frage. Wie ändert sich die Belegung und die Zählerstände bei folgender Zugriffsequenz:
- Zugriff auf Seite(2)
Zugriff auf Seite(16)
Zugriff auf Seite(1)
Zugriff auf Seite(5)
Also ich muss zugeben, dass mir die Thematik komplett fremd ist. Ich finde leider keinen Ansatz.
Kommentar